5GSPS示波器采集存儲模塊設計.pdf_第1頁
已閱讀1頁,還剩87頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、示波器作為一種重要的電子測量儀器,在自動化測試領域扮演著至關重要的角色,被人們譽為“工程師的眼睛”。PXI示波器模塊是一種基于PXI總線的數(shù)字存儲示波器,它同時具有數(shù)字示波器和 PXI模塊化儀器的特點,被廣泛應用在基于PXI平臺的測試系統(tǒng)中。
  隨著電子技術的發(fā)展,電信號不斷復雜化,人們對示波器的指標要求也不斷提高。目前,國內 PXI示波器模塊很難滿足高精度測量的要求,因此,開發(fā)高采樣率、大存儲容量的PXI示波器模塊尤為重要。本

2、文設計的5GSPS示波器采集存儲模塊就是基于PXI示波器平臺,介紹了5GSPS實時采樣率、200GSPS等效采樣率和256MB/CH存儲深度的電路設計,主要工作包括為以下幾個部分:
 ?。?)高速數(shù)據(jù)采集單元設計。該部分主要研究5GSPS高速采樣電路、實時采樣數(shù)據(jù)的接收與緩存和隨機等效采樣電路。首先在第二章提出了數(shù)據(jù)采集單元的設計方案,然后在第三章中具體闡述了5GSPS高速采樣電路的具體實現(xiàn),同時分析了如何實現(xiàn)對高速數(shù)據(jù)進行接收與

3、緩存,并重點分析通過隨機等效采樣技術實現(xiàn)200GSPS的等效采樣率。
 ?。?)數(shù)據(jù)存儲單元設計。該部分主要研究DDR2 SDRAM存儲電路設計、基于IP核的DDR2控制器設計、跨時鐘域數(shù)據(jù)處理和存儲電路控制邏輯設計。首先在第二章中提出數(shù)據(jù)存儲單元的設計方案,然后在第四章具體討論了DDR2 SDRAM存儲電路設計與基于IP核的DDR2 SDRAM控制器設計,同時詳細分析了DDR2控制器本地端信號時序和數(shù)據(jù)傳輸存在的跨時鐘域問題,并

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論