用FPGA開發(fā)32位浮點處理器DSP32C.pdf_第1頁
已閱讀1頁,還剩68頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、該文詳細敘述了利用可編程邏輯器件Virtex Ⅱ(Xilinx的FPGA)完成東軟數(shù)字醫(yī)療公司MRI事業(yè)部譜儀系統(tǒng)中32位浮點數(shù)字信號處理器DSP32C的研究與開發(fā).文中給出的雖然是專用于譜儀控制系統(tǒng)中信號處理器的設計的實現(xiàn)過程,但整體的設計思想和設計方法卻具有通用性.設計從指令的功能入手,采用部分譯碼的方法來實現(xiàn)各條指令所發(fā)出的控制信號.整個設計采用自頂向下的設計方法,用VHDL語言對設計實體的功能進行行為級描述,簡練地設計了內部數(shù)據(jù)

2、流圖.用Xilinx公司的FPGA開發(fā)軟件ISE4.li及Modelsim5.5進行了模擬仿真,設計結果與AT&T公司的DSP32C在指令、功能和時序完全一致,這是在不改變上層軟件的前提下用設計結果完全替代DSP32C的先決條件.該文首先介紹了原處理器DSP32C的一些基本結構特征,然后根據(jù)它的性能要求設計了內部數(shù)據(jù)流圖,進而完成了處理器控制模塊的設計,并在此基礎上將系統(tǒng)分成若干子模塊,逐個實現(xiàn)這些子模塊的功能,最后給出了仿真結果.采用

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論