階數(shù)字濾波器驗實報告 _第1頁
已閱讀1頁,還剩10頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、階數(shù)字濾波器驗實報告階數(shù)字濾波器驗實報告階數(shù)字濾波器驗實報告南京理工大學(xué)EDA技術(shù)與應(yīng)用課程實驗報告電子線路設(shè)計實驗報告名稱:基于FPGA的DDS和FIR濾波器的設(shè)計學(xué)號:112040557姓名:楊晨院系:電子科技與光學(xué)工程學(xué)院指導(dǎo)教師:蔣立平時間:2012—04—07【摘要】:本文主要討論了DDS的設(shè)計和32階FIR數(shù)字濾波器的設(shè)計。首先給出了DDS和濾波器的應(yīng)用背景。接著給出了總體的DDS和濾波器的設(shè)計方案,給出了DDS和濾波器的詳

2、細(xì)設(shè)計過程,包括各個模塊的設(shè)計思想,電路圖,VHDL程序代碼。DDS的大致思想為通過頻率控制字和相位控制字去控制正弦函數(shù)的ROM存儲表的地址,達(dá)到輸出需要波形的目的。數(shù)字濾波器大致為移位寄存器和乘法累加器的設(shè)計。本實驗的目的是通過DDS的輸出正弦波形與經(jīng)過濾波器的輸出波形進(jìn)行對比,達(dá)到濾波的效果。在此基礎(chǔ)上,為了驗證實驗結(jié)果我們通過QuartusII的仿真工具對設(shè)計的DDS進(jìn)行了仿真,并且還進(jìn)行了理論分析,發(fā)現(xiàn)理論和實踐結(jié)合的非常好。其

3、實用FPGA設(shè)計一個DDS有很多種方法,可以用IPCE去直接調(diào)用,可以用MATLAB中的DSPBUILDER進(jìn)行設(shè)計,也可以用VHDL語言和原理圖進(jìn)行設(shè)計,本次實驗主要是對后者進(jìn)行研究。1DDS的基本原理DDS的基本原理是利用采樣定量,通過查表法產(chǎn)生波形。DDS的結(jié)構(gòu)有很多種,其基本的電路原理可用下圖來表示。圖2.1DDS基本原理結(jié)構(gòu)圖中:字母K表示的是頻率控制字;fclk表示時鐘頻率;fo表示DDS系統(tǒng)的輸出頻率;相位累加器是由一個N

4、位的全加器和一個N位的相位寄存器構(gòu)成的,相位累加器相當(dāng)于以步長K做累加運算,累加的結(jié)果存儲在相位寄存器中;我們把相位寄存器中的結(jié)果把作為地址碼尋址ROM查找表。ROM查找表實際上就是一個相位幅度轉(zhuǎn)換設(shè)備,其中用二進(jìn)制碼存儲著相位碼以及對應(yīng)的幅度碼。相位寄存器的輸出作為ROM查找表的地址(對應(yīng)于查找表中的相位)進(jìn)行尋址,每尋址一次,ROM查找表就輸出一個對應(yīng)的幅度值。每來一個時鐘脈沖fclk加法器將控制字k與累加寄存器輸出的累加相位數(shù)據(jù)相

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論