基于FPGA的LPAQ8L硬件壓縮系統(tǒng).pdf_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著計算機技術的飛速發(fā)展,數(shù)據(jù)壓縮技術成為解決海量信息存儲、傳輸?shù)年P鍵技術。這種技術可以提高磁盤的有效容量和IO的有效寬帶,進而加速程序的執(zhí)行。數(shù)據(jù)壓縮主要分為有損數(shù)據(jù)壓損和無損數(shù)據(jù)壓縮。其中,無損數(shù)據(jù)壓損廣泛應用于航天、醫(yī)療等技術領域。常用的無損數(shù)據(jù)壓縮技術有Huffman編碼、算術編碼等。PAQ數(shù)據(jù)壓縮是一種基于算術編碼的無損數(shù)據(jù)壓縮方式,其對文本、二進制、圖像、音頻等數(shù)據(jù),在壓縮率方面具有非常突出的優(yōu)勢。PAQ算法使用上下文混合的

2、革命性技術,智能地結合多個統(tǒng)計模型對下一個符號作出更好的預測。PAQ算法壓縮比性能很好,開發(fā)也很活躍,但是速度比較低,造成該算法在應用方面進步也很緩慢。PAQ在PC機上單核吞吐率為0.5~0.7MB/s。如果數(shù)據(jù)流量大,則需要消耗過多的CPU資源,通過FPGA硬件可以提高PAQ的吞吐率,提升壓縮性能。LPAQ算法是PAQ算法系列中的一個輕量級版本,其模型相對比較少也比較簡單,易于在FPGA上實現(xiàn)。PAQ原軟件算法各模塊在內存中串行執(zhí)行,

3、效率較低,通過對LPAQ算法改進,使得各個模塊可以并行執(zhí)行,并將其在FPGA硬件上加速,提升壓縮性能,降低成本,促進PAQ算法在實際運用中普及。
  本文討論了LPAQ8L算法的改進,將原算法中以比特為單位的處理方式轉變?yōu)橐宰止?jié)為單位的處理方式,并在對壓縮率影響不大的情況下縮小模塊的存儲空間使得DDR3的存儲空間可以滿足算法的需要。在每個模塊內部將8個比特的讀寫過程以流水的方式處理,增加單個模塊內部的并行度。在FPGA平臺上實現(xiàn)時

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論