用于MWC欠采樣系統(tǒng)的偽隨機序列發(fā)生器研制.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、調(diào)制寬帶轉(zhuǎn)換器(Modulated Wideband Converter,MWC)是基于壓縮感知理論的一種欠奈奎斯特采樣方法,該方法在硬件實現(xiàn)過程中需要混頻信號,且要求混頻信號的跳變頻率至少為待測信號的奈奎斯特頻率。當待測信號的頻率上升到GHz級別時,混頻信號發(fā)生器的設計成為MWC系統(tǒng)的實現(xiàn)難點。實際中常常采用偽隨機序列作為混頻信號,因此,本文圍繞MWC系統(tǒng)中的偽隨機序列發(fā)生器(Pseudo-Random Sequence Genera

2、tor,PRSG)展開研究,主要研究內(nèi)容如下:
  1、研究MWC系統(tǒng)原理及PRSG總體方案。對壓縮感知理論和MWC理論進行闡述,從頻域角度分析混頻信號在MWC系統(tǒng)中的重要性,并指出其硬件實現(xiàn)過程中的困難。緊接著根據(jù)MWC系統(tǒng)的需求指標,提出PRSG的設計指標,并制定了PRSG的總體實現(xiàn)方案。該發(fā)生器基于FPGA利用高速時鐘電路和并串轉(zhuǎn)換電路設計而成。
  2、設計PRSG硬件實驗平臺。PRSG在硬件結構上包含四個相同的通道

3、,且主要由以下幾個部分組成:FPGA控制模塊、并串轉(zhuǎn)換模塊、高速時鐘模塊、電源模塊以及RS232通訊模塊。PRSG的硬件設計過程分三個步驟進行:原理圖設計、PCB設計以及固件設計,各個步驟前后呼應,相輔相成。
  3、信號完整性的設計和仿真。本課題要求PRSG板級信號傳輸速率達到2Gbps,屬于高速信號設計范疇,該頻段信號在傳輸時會遇到反射、串擾等信號完整性問題,為避免上述問題對高速信號進行了信號完整性仿真。
  4、利用P

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論