

已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、企業(yè)網交換機由于系統(tǒng)復雜,一般在其研發(fā)過程中采用高加速壽命試驗(HighlyAccelerated Life Test,HALT)發(fā)現單板的缺陷,提高產品的可靠性。本課題是華為技術有限公司為提高單板質量而進行的預研項目,其目的在于提高企業(yè)網交換機產品的可靠性,同時節(jié)省試驗成本。
本文提出了板級HALT方法,即改變以往試驗中用整個交換機進行HALT的方式,以單板為對象進行HALT,設計了板級HALT夾具電路實現相關高速數字信號的
2、轉發(fā)以滿足板級HALT的需求。
本文首先介紹了HALT相關知識,在此基礎上討論了整框HALT在應力傳遞方面的不足,提出了板級HALT方法;根據板級HALT夾具高速電路設計的需求,對高速數字電路密切相關的信號完整性和電源完整性進行了討論分析,并在此基礎上給出了板級HALT夾具總體方案;給出了系統(tǒng)的詳細硬件設計,其中主要包括業(yè)務管理通道設計、監(jiān)控通道設計、高速業(yè)務環(huán)回通道設計和電源設計;繪制了PCB板并對PCB板進行電源仿真;對板
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速數字電路設計技術的應用研究.pdf
- 高速數字電路的設計與仿真.pdf
- 數字電路板測試系統(tǒng)硬件設計.pdf
- 基于LabVIEW的數字電路板板級自動測試系統(tǒng)的研制.pdf
- 基于HyperLynx的高速數字電路SI分析與仿真.pdf
- 高速數字電路中的信號完整性設計.pdf
- 高速數字電路實驗驗證系統(tǒng)的設計與實現.pdf
- 數字電路設計
- 數字電路BIST設計中的優(yōu)化技術.pdf
- 基于數字電路的交通燈設計
- 基于QT的數字電路自動設計軟件.pdf
- 高速數字電路的微波擾亂及電磁防護.pdf
- 高速數字電路設計中電源噪聲抑制的研究.pdf
- 基于電源完整性的高速數字電路優(yōu)化設計與仿真的技術研究.pdf
- 數字電路板故障診斷.pdf
- 高速數字電路信號完整性分析.pdf
- 高速數字電路同時開關噪聲時域分析.pdf
- 基于RT量子器件的數字電路設計.pdf
- 數字電路模塊的vhdl設計
- 基于數字電路的電子秒表課程設計
評論
0/150
提交評論