

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、人體信號檢測儀器的小型化、低功耗和高精度趨向,對發(fā)揮“心臟”作用的ADC設計提出了更高要求。
本文目標有二:
一是只使用常規(guī)MOS管,不借助低電壓技術條件下,采用輸出失調解除的比較器,僅使用一個預放大器,就可設計仿真實現SAR ADC的10bit的分辨率。
二是基于計數器結構設置可編程的采樣率,使功耗趨向等比例降低,且SAR ADC的有效位數下降不超過0.5bit。
具體的論文內容有四:
2、 1.評述ADC關鍵性能指標,概論ADC主流架構,闡明SAR ADC的分類(劃分標準基于DAC和比較器)。
2.重點分析各種電荷重分配結構的DAC的結構特點,提出本文的DAC設置,設計細節(jié)涉及最小電容的選擇。
3.詳解我們設計的 SAR ADC時序,給出各模塊具體電路圖和管子參數,包括DAC設計,比較器設計,以及SAR邏輯模塊和可調采樣率控制模塊的設計。
4.在Cadence下提出CDL文件,利用HSPIC
3、E仿真,仿真結果由MATLAB處理得出ADC的特性參數。分析與比較FOM優(yōu)值,給出版圖建議。
研究結果的關鍵數據:1V供電電壓,采樣率為2.52ksps時,有效位數為9.14bit,平均功耗為367nW,FOM為258.1fJ/conversion-step;采樣率為126sps時,有效位數8.81bit,平均功耗21nW,FOM等于371.3fJ/conversion-step。
研究結論認為:本仿真設計針對SAR
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗逐次逼近型模數轉換器研究.pdf
- 高速低功耗CMOS逐次逼近型模數轉換器研究.pdf
- 超低功耗VCO型模數轉換器的設計.pdf
- 10位10M采樣率逐次逼近模數轉換器設計.pdf
- 一種低功耗逐次逼近型模數轉換器的研究與設計.pdf
- 高速低功耗逐次逼近模數轉換器的研究與設計.pdf
- 低功耗逐次逼近型CMOS模數轉換器的研究.pdf
- 12bit低功耗逐次逼近模數轉換器的設計.pdf
- 0.13μmcmos逐次逼近型模數轉換器的設計
- 基于逐次逼近結構的高速低功耗模數轉換器研究.pdf
- 低功耗電荷重分配式CMOS逐次逼近型模數轉換器研究.pdf
- 125KSpS逐次逼近型模數轉換器設計.pdf
- 一種低功耗逐次逼近模數轉換器的設計與仿真.pdf
- 高速逐次逼近型模數轉換器研究與設計.pdf
- 頂極板采樣橋式電容陣列低功耗高速度逐次逼近型模數轉換器的研究與實現.pdf
- 模數轉換器可編程功能的設計實現.pdf
- 中速高精度逐次逼近型模數轉換器研究及設計.pdf
- 逐次逼近模數轉換器的研究及設計.pdf
- 基于CMOS工藝的10位逐次逼近型模數轉換器設計.pdf
- 12位電容式逐次逼近型模數轉換器的設計.pdf
評論
0/150
提交評論