一種兼容MCS-51指令集的高速MCU的設計及實現(xiàn).pdf_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、MCU(Micro Controller Unit,微控制單元)自面世以來在數(shù)字系統(tǒng)設計中占有重要的位置,具有集成度高、可編程性強的特點,廣泛用于工業(yè)控制和SoC(System on Chip,片上系統(tǒng))等數(shù)字系統(tǒng)設計中。但是傳統(tǒng)上的8位MCU指令執(zhí)行效率通常低于20MIPS(Million Instruction per Second,百萬指令每秒),限制了其在高速計算場合中的應用。
  本課題來自某公司“數(shù)?;旌蟂oC芯片設計

2、”項目,該項目需要一個執(zhí)行效率能達到50MIPS且兼容MCS-51指令集的MCU。所謂兼容MCS-51指令集是本MCU的指令集與MCS-51系列MCU指令集相同,可以使用普通的51開發(fā)軟件(如Keil C51)進行開發(fā)。
  本文首先介紹了MCS-51指令集,接著描述了本設計 MCU的組織結構,設計了5級流水線結構,以單時鐘周期作為指令運行單位,實現(xiàn)了MCU內核的高速和高效率。在設計運算單元時,本文設計了一個基于進位保留的三輸入加

3、法器,利用1個三輸入加法器設計了乘法器,該乘法器只需要4個時鐘周期就能完成乘法運算。
  本文改進了標準8051功耗管理模塊,該管理模塊不僅繼承了標準8051的IDLE和STOP模式,還新加入了SUSPEND模式和多時鐘源自由切換功能,這樣可以使用戶更有效的減少芯片功耗。
  此外,本文采用TSMC0.18um工藝的Flash IP核作為程序存儲器,但是該IP只能支持最高30MHz的系統(tǒng)時鐘。本文對Flash驅動模塊和邏輯控

4、制進行了改進設計使該IP能用于50MHz的系統(tǒng)時鐘下。
  最后,為了驗證設計的正確性,本文搭建出基于握手協(xié)議的仿真測試平臺,調用了OVM(Open Verification Methodlogy)庫。本文還搭建出基于Xilinx公司的Virtex-2 Pro XC2VP30 FPGA開發(fā)板驗證平臺,并給出了FPGA占用資源統(tǒng)計表。驗證結果證明了設計的正確性,同時 ISE綜合結果顯示該設計支持的時鐘頻率可以達到60MHz。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論