

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著嵌入式系統(tǒng)性能和圖像壓縮技術的不斷提高,如何在嵌入式平臺實現高效率的視頻編碼器一直是研究的熱點。而現行的基于嵌入式平臺的視頻編碼器的研究主要是通過嵌入式DSP(數字信號處理器)平臺來實現的。DSP的特點是運算能力強和運算速度快,而隨著流媒體的廣泛應用以及視頻編碼復雜度的提高,現有的單核DSP系統(tǒng)很難滿足視頻編解碼的數據傳輸量大,可并行性高等特點,而多核DSP系統(tǒng)為視頻編解碼數據處理提供了有力的平臺。
本文針對通用雙核DSP
2、處理器MPC8641D的內存結構和Cache特點,研究和對比分析了實現高效率的視頻編碼器的各種基本框架結構,設計了一種適用視頻編碼器的通用雙核DSP處理器,來提高視頻編碼程序在DSP平臺上的工作效率。同時,為了能更加充分地利用DSP資源,保證圖片壓縮后的質量,本文通過實驗分析對比了能夠實現高效率視頻編碼的碼率控制參數。
另外,為了更加高效的利用DSP的資源來實現高效率的視頻編碼器,本文針對雙核DSP平臺下的L2級共享緩存的幾種
3、經典Cache替換算法,如LRU,MR,RAND等進行深入的研究和對比分析,提出一種適合雙核DSP平臺下視頻編碼器的LRU2-MRU混合替換算法,該混合算法提高了視頻編碼器程序數據的Cache命中率和使用效率。
飛思卡爾公司生產的嵌入式處理器MPC8641D通用雙核DSP是性能較高的PowerPC雙核處理器,具有比較高的信號處理能力,并擁有128位的矢量處理引擎和雙內存控制器,可對內存進行低延遲、高寬帶的訪問,為實現高效率的H
4、.264編碼器提供了條件。MPC8641D的兩個PowerPC e600內核之間也可以通過高速內部總線來交換信息。
本文首先在Simics模擬器上模擬了基于嵌入式MPC8641D處理器的通用雙核DSP,并通過三組實驗驗證了提出的LRU2-MRU算法的有效性。其次將視頻編碼器的代碼移植到所架構的雙核處理器上,并通過四組實驗驗證了在LRU2-MRU算法下,視頻編碼器的編碼效率最優(yōu)。最后的實驗表明本文研究和實現的基于通用雙核DSP平
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DSP的視頻編碼的研究與優(yōu)化.pdf
- 基于雙核DSP的MPEG-4標清視頻編碼器的實現與優(yōu)化.pdf
- 基于DSP數字視頻編碼技術的研究.pdf
- 基于DSP平臺的視頻編碼優(yōu)化與SIP協議實現.pdf
- 基于DSP的低碼率視頻編碼技術研究與實現.pdf
- 基于dsp的h.264視頻編碼算法優(yōu)化的研究
- 基于DSP的視頻編碼系統(tǒng)設計與關鍵技術研究.pdf
- 基于DSP的MPEG-4視頻編碼技術研究與實現.pdf
- 基于專用DSP的視頻編碼算法的研究與實現.pdf
- XVID視頻編碼器的DSP優(yōu)化設計與實現研究.pdf
- 基于DSP的低碼率視頻編碼研究與實現.pdf
- 基于h.264的視頻編碼優(yōu)化及dsp實現
- mpeg4視頻編碼的軟件優(yōu)化與dsp實現
- 嵌入式uClinux和雙核DSP在視頻編碼系統(tǒng)中的應用研究.pdf
- 基于DSP平臺視頻監(jiān)控系統(tǒng)中AVS視頻編碼器的實現與優(yōu)化.pdf
- 基于DSP的雙CCD實時視頻拼接技術研究.pdf
- 基于視覺優(yōu)化的視頻編碼相關技術研究.pdf
- 基于DSP的視頻編碼算法的研究和實現.pdf
- MPEG-4視頻編碼的軟件優(yōu)化與DSP實現.pdf
- 基于DSP的AVS視頻編碼系統(tǒng)研究與實現.pdf
評論
0/150
提交評論