

已閱讀1頁,還剩95頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、當前,SoC設計領域的競爭日趨激烈。開發(fā)自主的處理器核、核心IP以及總線架構,將使我國的SoC發(fā)展更具競爭力。國內不少研究所和高校都在研制開發(fā)自主的SoC,東南大學也不例外。經過多年的努力,東南大學計算機學院開發(fā)出了一種嵌入式SoC系統(tǒng)——MiniSys。它采用了MIPS32位指令集中的31條指令,包含一個以32位RISC型流水處理器、七種簡單的接口以及相關的系統(tǒng)軟件。
本文針對MiniSys的三個關鍵問題展開,設計并實現了M
2、iniSys-1A系統(tǒng),重點研究了基于JTAG的調試系統(tǒng)。
首先,本文制訂了MiniSys-1A指令集,設計并實現了基于該指令集的MiniSys-1A CPU。該CPU包含多周期專用乘除法運算模塊,彌補了其處理乘除運算方面的缺失。
其次,本文設計并實現了一個專用的SDRAM控制器。它能夠完成對SDRAM的初始化、讀、寫、刷新、預充的操作,實現了對SDRAM的控制,擴大了存儲器存儲空間。
最后,本文設計并實現
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種基于JTAG的處理器調試軟件架構的設計與實現.pdf
- 基于Minisys的SIMD并行計算協處理器的設計與實現.pdf
- 基于JTAG的CSoC在線調試器系統(tǒng)設計與實現.pdf
- 具有EDAC功能的S698M微處理器的設計實現.pdf
- 基于JTAG的MCU調試模塊設計與實現.pdf
- 基于JTAG的片上調試器的研究與實現.pdf
- 基于SOPC的通用型JTAG調試器的設計與實現.pdf
- RISC眾核處理器的功能驗證與片上調試.pdf
- 基于Minisys2處理器的GCC移植與優(yōu)化.pdf
- FFT處理器的設計與實現.pdf
- 基于GNU的JTAG調試器的集成與設計.pdf
- 基于JTAG標準的SoC調試研究與實現.pdf
- 嵌入式JTAG仿真調試器的研究與實現.pdf
- 基于JTAG的ARM11調試軟件的設計與實現.pdf
- 并行FFT處理器的設計與實現.pdf
- 多核架構下JTAG調試的研究與設計.pdf
- 基于DCC和JTAG的ARM硬件仿真調試器的研究與實現.pdf
- 網絡處理器中處理單元的設計與實現.pdf
- 異構眾核處理器的設計與實現.pdf
- RISC處理器中IMMU的設計與實現.pdf
評論
0/150
提交評論