基于FPGA的自適應(yīng)濾波器的設(shè)計(jì)與研究.pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、本文的主要工作是針對自適應(yīng)濾波器的結(jié)構(gòu)和特性,對常用結(jié)構(gòu)適用的范圍進(jìn)行分析,尋求合適的濾波結(jié)構(gòu)并對其進(jìn)行優(yōu)化,對這種結(jié)構(gòu)的濾波器算法進(jìn)行基于FPGA的實(shí)現(xiàn),通過仿真來驗(yàn)證理論分析的正確性和設(shè)計(jì)的可行性。
  在非平穩(wěn)環(huán)境下,自適應(yīng)格型濾波器結(jié)構(gòu)簡單,但不能有效的跟蹤輸入信號的變化,而自適應(yīng)橫向?yàn)V波則避免了這種缺陷,它通過輸出信號與期望信號之間的誤差對濾波器權(quán)系數(shù)進(jìn)行調(diào)整,進(jìn)而對輸入信號進(jìn)行實(shí)時(shí)跟蹤,從而達(dá)到了較好的濾波效果。因此本

2、文將格型濾波結(jié)構(gòu)和橫向?yàn)V波結(jié)構(gòu)結(jié)合起來,不但可以解決自適應(yīng)格型結(jié)構(gòu)對信號不能實(shí)時(shí)跟蹤的缺點(diǎn),而且還可以提高橫向?yàn)V波結(jié)構(gòu)權(quán)系數(shù)的收斂速度,從而降低系統(tǒng)設(shè)計(jì)的復(fù)雜度。
  在本文采用的聯(lián)合濾波結(jié)構(gòu)中,針對自適應(yīng)格型結(jié)構(gòu)的節(jié)數(shù)增加到一定程度后,其反射系數(shù)趨近于零的特點(diǎn),將濾波器后面七節(jié)的格型結(jié)構(gòu)用延遲結(jié)構(gòu)代替,不但可以達(dá)到相同的濾波器效果,而且節(jié)約了部分資源。
  在進(jìn)行格型濾波結(jié)構(gòu)實(shí)現(xiàn)時(shí),后節(jié)的輸入相對于前節(jié)的輸入更加接近于理想

3、的輸出,如果采用和前節(jié)相同的迭代步長,則后節(jié)步長相對偏大,可能會導(dǎo)致發(fā)散,本文中采用不同的步長對反射系數(shù)進(jìn)行更新,并將步長因子選擇為2-L(L為整數(shù)),通過移位實(shí)現(xiàn),提高運(yùn)算速度,同時(shí)也可節(jié)約資源。
  基于聯(lián)合濾波結(jié)構(gòu)的特點(diǎn),采用Verilog語言和ISE9.2i開發(fā)平臺對聯(lián)合結(jié)構(gòu)的自適應(yīng)濾波器進(jìn)行了基于FPGA的實(shí)現(xiàn),主要包括總體設(shè)計(jì)和詳細(xì)實(shí)現(xiàn)過程。在實(shí)現(xiàn)過程中通過ModelSim SE6.5仿真的結(jié)果表明本設(shè)計(jì)符合算法的要求

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論