

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文首先對(duì)應(yīng)用于無(wú)線通信的全數(shù)字鎖相環(huán)技術(shù)進(jìn)行了介紹,并通過(guò)對(duì)目前已有的一些全數(shù)字鎖相環(huán)設(shè)計(jì)的對(duì)比分析,指出了Bang-Bang數(shù)字鎖相環(huán)為可能的最優(yōu)全數(shù)字鎖相環(huán)架構(gòu)。隨后對(duì)Bang-Bang數(shù)字鎖相環(huán)進(jìn)行了非線性分析,并在這些分析的基礎(chǔ)上,結(jié)合傳統(tǒng)鎖相環(huán)中已有方法,設(shè)計(jì)了一個(gè)適用于無(wú)線通信的小數(shù)分頻型全數(shù)字鎖相環(huán)系統(tǒng)。最后,通過(guò)行為級(jí)仿真驗(yàn)證所設(shè)計(jì)系統(tǒng)的可行性與相關(guān)性能指標(biāo)。在對(duì)Bang-Bang數(shù)字鎖相環(huán)所涉及到的非線性理論進(jìn)行分析
2、時(shí),主要采用了相平面法,推導(dǎo)其系統(tǒng)描述相量的相軌跡的走向與對(duì)應(yīng)的極限環(huán)的位置和形狀,并通過(guò)上述分析得出Bang-Bang數(shù)字鎖相環(huán)的穩(wěn)定條件與系統(tǒng)動(dòng)態(tài)性能。在系統(tǒng)設(shè)計(jì)過(guò)程中,傳統(tǒng)鎖相環(huán)中已有的自適應(yīng)帶寬調(diào)節(jié)與前饋調(diào)節(jié)兩種快速鎖定方法被綜合應(yīng)用。全數(shù)字鎖相環(huán)的靈活性與軟件可配置性可以使這兩種方法一方面在應(yīng)用復(fù)雜度要遠(yuǎn)低于傳統(tǒng)鎖相環(huán),另一方面也可以起到更好的輔助鎖定效果。行為級(jí)仿真結(jié)果說(shuō)明,所設(shè)計(jì)全數(shù)字鎖相環(huán)能夠在2微秒左右的時(shí)間內(nèi)對(duì)大的頻
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 應(yīng)用于SoC的全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- 應(yīng)用于無(wú)線通信系統(tǒng)的低功耗鎖相環(huán)技術(shù)的研究.pdf
- 應(yīng)用于十萬(wàn)門FPGA的全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- 全數(shù)字鎖相環(huán)設(shè)計(jì)
- 全數(shù)字鎖相環(huán)的設(shè)計(jì)
- 應(yīng)用于全數(shù)字鎖相環(huán)的時(shí)間數(shù)字轉(zhuǎn)換器的研究與設(shè)計(jì).pdf
- 智能全數(shù)字鎖相環(huán)的設(shè)計(jì)
- 應(yīng)用于FPGA的鎖相環(huán)設(shè)計(jì)研究.pdf
- 應(yīng)用于全數(shù)字鎖相環(huán)的雜散抑制及鎖定輔助電路的研究與設(shè)計(jì).pdf
- 全數(shù)字鎖相環(huán)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- FPGA內(nèi)全數(shù)字延時(shí)鎖相環(huán)的設(shè)計(jì).pdf
- 用于無(wú)線通信的分?jǐn)?shù)分頻鎖相環(huán)頻率綜合器的研究與設(shè)計(jì).pdf
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計(jì)【文獻(xiàn)綜述】
- 全數(shù)字鎖相環(huán)的vhdl設(shè)計(jì)【開(kāi)題報(bào)告】
- 基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計(jì)與應(yīng)用.pdf
- 應(yīng)用于電視中頻解調(diào)的寬帶鎖相環(huán)設(shè)計(jì).pdf
- 系統(tǒng)芯片中的全數(shù)字鎖相環(huán)設(shè)計(jì).pdf
- 應(yīng)用于FSK直接調(diào)制的小數(shù)鎖相環(huán)的設(shè)計(jì).pdf
- 基于0.18μmcmos工藝的全數(shù)字鎖相環(huán)設(shè)計(jì)
- 基于FPGA的全數(shù)字鎖相環(huán)設(shè)計(jì)與研究.pdf
評(píng)論
0/150
提交評(píng)論