可配置嵌入式系統(tǒng)設(shè)計.pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著嵌入式的應(yīng)用領(lǐng)域不斷擴展,對嵌入式系統(tǒng)的要求越來越高。有的領(lǐng)域需要具有強大的浮點運算能力,有的領(lǐng)域有低功耗的要求,還有的領(lǐng)域需要提供多種硬件接口或多種聯(lián)網(wǎng)方式。為了能夠在不改變核心硬件的情況下支持不同的需求,我們采用了現(xiàn)場可編程門陣列(Field-ProgrammableGateArray,FPGA)加嵌入式Linux系統(tǒng)的方式,通過更新現(xiàn)場可編程門陣列(FPGA)中的軟核和系統(tǒng)軟件,在不改變核心硬件的情況下實現(xiàn)了可變化的嵌入式系統(tǒng)

2、。
  本文研究了可配置嵌入式系統(tǒng)架構(gòu)、可配置軟核可編程片上系統(tǒng)(System-on-a-Programmable-Chip,SOPC)設(shè)計、可配置硬件電路模塊設(shè)計與驗證、系統(tǒng)軟件的改造與開發(fā)等方面。主要完成的工作如下:
  詳細(xì)研究了如何利用OpenRISC1200和WISHBONE片上總線構(gòu)建可配置可編程片上系統(tǒng)(SOPC)嵌入式處理器,動態(tài)支持各種常用硬件設(shè)備和接口。
  硬件電路采用模塊化的思想,設(shè)計了核心電路

3、模塊和多種擴展電路模塊。通過使用Cadence工具來完成硬件設(shè)計中的電路原理圖設(shè)計、印制板圖制作和進行仿真分析。同時給出了如何利用聯(lián)合測試行為組織(JointTestActionGroup,JTAG)提出的測試協(xié)議進行了硬件連接測試方法。在軟件方面研究了可配置可編程片上系統(tǒng)(SOPC)的操作系統(tǒng)啟動加載程序(BootLoader)設(shè)計和可配置嵌入式Linux內(nèi)核的設(shè)計內(nèi)容。
  運用本文的研究成果可以實現(xiàn)一個可配置的嵌入式系統(tǒng),并

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論