應用于流水線ADC的比較器的設計與研究.pdf_第1頁
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、由于流水線模數(shù)轉換器(ADC)能夠在速度、功耗、面積上有較好的折衷,所以成為高速高精度ADC應用中的主流結構。而比較器是流水線ADC的關鍵模塊,其性能,尤其是速度、功耗、噪聲對整個模數(shù)轉換器的速度、精度和功耗都有著至關重要的影響。
   一般的超高速比較器都是采用鎖存比較器結構以滿足速度的要求。然而,通常的CMOS鎖存比較器存在很大的失調電壓,嚴重的影響了比較器的精度,限制了CMOS鎖存比較器在高速高精度ADC中的應用。因此,當

2、前的高速比較器一般都采用預放大再生鎖存比較器。
   基于預放大再生鎖存理論,典型的應用于流水線ADC的比較器一般采用MOS再生器件。由于比較器的鎖存時間會占據(jù)MDAC的建立時間,而且前端采樣網絡也存在延時,這勢必會增大MDAC中運放的功耗。為了解決這一問題,本論文設計出一種更快的鎖存比較器,即BiCMOS比較器。因為雙極管比MOS管有更大的跨導,所以鎖存時間會更短。
   采用ASMC0.35μm3.3V BiCMOS

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論