超大規(guī)模數字信號處理(DSP)芯片設計技術.pdf_第1頁
已閱讀1頁,還剩94頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、可重構運算結構設計是近年來發(fā)展起來的一種新興設計理念,它正好迎合了上述處理需求.該文提出了一種基于大規(guī)模乘法累加器陣列的可重構數據信號處理器結構及其芯片GA3816的實現(xiàn).芯片GA3816可以進行內部資源重組,以實現(xiàn)FFT、FIR與時域卷積三種數字信號基本處理形式.它基于超深亞微米0.18um CMOS工藝設計,內部運算時鐘高達80MHz,器件規(guī)模410萬門.GA3816具有超強的256億次乘法累加每秒峰值運算能力,并由此運算4096點

2、正逆向FFT時間僅需25.6us,計算4000點滑窗濾波僅需1.262us.在目前的DSP芯片市場上,芯片GA3816的數據處理能力具有較強競爭力.通過對相關濾波算法及現(xiàn)行體系結構的研究,文中提出了改進的算法及可重構的器件實現(xiàn)結構.內部共計160個定點實數乘法累加器,構成了芯片核心運算部件,其陣列結構的控制與運算,直接影響著芯片整體性能.芯片的應用靈活性得益于內部可控的開關與多路選擇器,而芯片的杰出性能則因其獨特的并行結構與流水線操作得

3、以保證.隨著芯片規(guī)模的不斷增大,驗證工作在整個VLSI設計中扮演越來越重要角色.為提高驗證質量,我們構建了一種基于時序精度級C++參考模型的驗證平臺,并由此確立了應用Altec ActiveHDL與Synopsys VCS等EDA軟件的驗證流程.它使得驗證工程師可以集中全部精力以提高測試向量功能覆蓋率,并大大有助于設計工程師及時發(fā)現(xiàn)代碼中隱藏的Bugs.在超深亞微米集成電路設計階段,電路線延遲成為不可忽略的因素.面對綜合過程中由此產生的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論