

已閱讀1頁,還剩48頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、本課題的主要目的是研究軟件調試技術并實現眾志805系統(tǒng)芯片的軟件開發(fā)環(huán)境。首先,對常見的軟件調試技術比如插樁方法、ICE(In Circuits Emulator)方法和TRACE方法做了系統(tǒng)的研究,在分析了這些方法的優(yōu)缺點的基礎上并結合805芯片的特點和實際情況選擇了插樁調試方法作為軟件開發(fā)環(huán)境方案。在硬件設計的同時進行軟件調試環(huán)境的設計,在硬件的FPGA驗證階段進行聯合調試,實現了軟硬件設計同步。詳細分析和實現了基于插樁方案的軟件開
2、發(fā)環(huán)境的實現方法。該環(huán)境實現了以下功能:友好IDE(集成開發(fā)環(huán)境),界面友好方便使用。具有項目管理功能、自動管理項目文件。支持交叉開發(fā),能從Host機加載程序到目標系統(tǒng)。能對程序調試,對RAM設/取消程序斷點,單步運行,自由運行,查看系統(tǒng)狀態(tài)(查看寄存器內容、查看memory內容),修改寄存器內容,修改memory內容等等。該軟件調試環(huán)境已被用于在FPGA驗證系統(tǒng)上開發(fā)嵌入式實時操作系統(tǒng)和原型樣機應用程序,并且被應用于眾志805 ASI
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 嵌入式微處理器開發(fā)系統(tǒng)的設計.pdf
- 嵌入式微處理器的低功耗實現研究.pdf
- 嵌入式微處理器整數部分的設計與實現.pdf
- 嵌入式微處理器可測性設計研究與實現.pdf
- 嵌入式微處理器CISC內核設計與研究.pdf
- SoC中嵌入式微處理器調試技術的研究與實現.pdf
- 通用嵌入式微處理器仿真平臺的研究與實現.pdf
- 嵌入式微處理器未來市場趨勢
- 嵌入式微處理器中LCD控制器的設計與實現.pdf
- 基于SPARC IU的嵌入式微處理器設計.pdf
- 基于FPGA技術的嵌入式微處理器設計研究.pdf
- 基于嵌入式微處理器的測試技術研究.pdf
- 低功耗嵌入式微處理器的VLSI設計研究.pdf
- 32位RISC嵌入式微處理器設計.pdf
- 基于嵌入式微處理器的電子簽章系統(tǒng)的研究和開發(fā).pdf
- 嵌入式微處理器DMA的系統(tǒng)級優(yōu)化及實現.pdf
- 32位RISC嵌入式微處理器設計研究.pdf
- 嵌入式微處理器的設計分析與仿真驗證.pdf
- 32位嵌入式微處理器的高速緩存的設計與實現.pdf
- 基于嵌入式微處理器的FIR濾波器設計.pdf
評論
0/150
提交評論