多體制衛(wèi)星導(dǎo)航終端設(shè)備硬件設(shè)計(jì)與研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩66頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、硬件平臺(tái)是多體制衛(wèi)星導(dǎo)航終端設(shè)備的一個(gè)重要組成部分,為基帶處理和解算軟件提供了運(yùn)行環(huán)境和最底層的硬件支持。本文針對(duì)接收機(jī)需求和結(jié)構(gòu)特點(diǎn)進(jìn)行了硬件選擇和相關(guān)模塊的設(shè)計(jì),詳細(xì)論述了作者在多體制導(dǎo)航終端設(shè)備的研制過程中進(jìn)行硬件設(shè)計(jì)的思路和具體所作的一些硬件設(shè)計(jì)要點(diǎn)。 文中首先介紹了衛(wèi)星定位的基本原理,描述了接收機(jī)的結(jié)構(gòu)。然后根據(jù)接收機(jī)需求對(duì)現(xiàn)行基帶和處理器硬件實(shí)現(xiàn)技術(shù)進(jìn)行了對(duì)比和分析,比較了FPGA、DSP、ASIC的特點(diǎn),比較了AR

2、M、PowerPC、X86的特點(diǎn),根據(jù)硬件設(shè)計(jì)的要求選擇了FPGA+ARM的實(shí)現(xiàn)路徑。接著設(shè)計(jì)了以FPGA+ARM為核心的硬件平臺(tái)結(jié)構(gòu),根據(jù)需求選擇了S3C2440和EP3C120。對(duì)S3C2440 以及外接FLASH、SDRAM、實(shí)時(shí)時(shí)鐘等做了詳細(xì)設(shè)計(jì);對(duì)EP3C120 及FPGA 配置下載電路和外接SDRAM、FLASH 做了詳細(xì)設(shè)計(jì);設(shè)計(jì)了串行接口、USB 接口、FPGA 與ARM 通信接口、LCD 顯示接口、鍵盤掃描電路等。最后

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論