

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著半導體工藝技術(shù)和集成電路設計技術(shù)的發(fā)展,圖形加速系統(tǒng)開始由基于嵌入式微處理器/LCD控制器的架構(gòu)轉(zhuǎn)向基于圖形加速卡的片上系統(tǒng)架構(gòu)。傳統(tǒng)的圖形加速系統(tǒng)功能驗證方法實質(zhì)是對LCD控制器的功能驗證,它已經(jīng)不能滿足對設計規(guī)模更大、更復雜的圖形加速卡進行功能驗證的需求。圖形加速卡在運行時需要處理大量的數(shù)據(jù),因此傳統(tǒng)的使用邏輯模擬器仿真的方法由于其很慢的仿真速度而變得難以進行,而目前使用較多的FPGA原型驗證方法又不能對驗證過程進行較好的可控和
2、可視。因此能夠加快仿真速度并對驗證過程有良好可控、可視性的驗證方法,能夠提高驗證的效率和質(zhì)量,縮短設計的開發(fā)周期。
論文對當前SoC功能驗證方法的研究現(xiàn)狀進行分析,并基于驗證質(zhì)量、驗證效率、移植性、復用性等各方面的考慮,提出了一套對片上圖形加速系統(tǒng)進行功能驗證的方法。驗證是在設計的不同階段,對設計的不同層次進行的,包括模塊級、子系統(tǒng)級和系統(tǒng)級的驗證。在設計的不同階段,根據(jù)設計的特點搭建相應的驗證平臺對目標設計進行功能驗證。
3、既可以在硬件電路板尚不存在的時候使用邏輯模擬器對目標設計進行有效的系統(tǒng)級驗證,又能夠在設計后期采用基于模擬加速的驗證方法,加快仿真速度,同時保持良好的可控和可視性。整個驗證流程和具體驗證平臺具有很強的典型性和通用性,可以方便的運用在其他圖形加速系統(tǒng)的驗證中。另外,驗證平臺中很多部分被模塊化實現(xiàn),具有良好的復用性和可移植性。
為了驗證這套驗證方法的可行性和有效性,本文針對一個具體的圖形加速卡設計項目,設計了具體的驗證平臺,并
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種基于狀態(tài)機的數(shù)字邏輯系統(tǒng)的功能驗證方法.pdf
- 一種抗過敏配方的研究及其功能驗證.pdf
- 一種DSP芯片SOC總線的功能驗證.pdf
- 對一種SOC總線系統(tǒng)的驗證.pdf
- 一種遠程SoC仿真驗證加速器的設計與實現(xiàn).pdf
- 一種數(shù)據(jù)庫模式匹配驗證方法研究.pdf
- 一種環(huán)形片上互連網(wǎng)絡的設計與驗證.pdf
- 一種PEDS系統(tǒng)分集接收方法的研究及仿真驗證.pdf
- 一種降低片上多核系統(tǒng)緩存訪問延遲的方法.pdf
- 一種基于SystemVerilog的1394總線監(jiān)控邏輯驗證方法.pdf
- 一種基于SPDM驗證主謂賓需求模型的方法.pdf
- 一種網(wǎng)站數(shù)據(jù)抽取系統(tǒng)的設計與驗證.pdf
- 恒定應力加速壽命試驗的一種經(jīng)驗試驗設計方法.pdf
- 一種基于窗口的雙重圖形版圖分解方法.pdf
- CPADSE:一種微處理器設計空間探索加速方法.pdf
- 初一上圖形運動題型
- 一種簡化功能點分析方法及支持工具研究.pdf
- 201110183426-一種工夫茶片及其制備方法.pdf
- 一種面向?qū)ο笙到y(tǒng)功能的測試用例生成方法研究.pdf
- 一種在LTE系統(tǒng)增加認知功能的方法及仿真分析.pdf
評論
0/150
提交評論