基于ITS信道模型的HF信道模擬器的研制.pdf_第1頁
已閱讀1頁,還剩42頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、HF信道具有多徑效應(yīng)、衰落、多普勒頻移和多普勒展寬等特性,對經(jīng)過電離層傳輸?shù)母哳l信號影響很大。電離層的隨機(jī)時變性不利于在特定的狀態(tài)下研究不同的形式和帶寬的信號的適應(yīng)性.如果能夠通過某種手段來模擬真實的電離層狀態(tài),那么不但有利于研究HF信道對不同傳輸信號的影響,而且有助于把相關(guān)的外場實驗轉(zhuǎn)移到實驗室中,從而縮減試驗成本,提高相關(guān)系統(tǒng)的研制進(jìn)度。
   本文選取具有代表性的ITS信道模型作為信道模擬器的設(shè)計基礎(chǔ)。通過對某斜測電路的數(shù)

2、據(jù)進(jìn)行詳細(xì)分析,得到在不同模式下的時延展寬,以及時延展寬內(nèi)的多普勒頻移和多普勒展寬的變化特性。在信道模擬器的具體實現(xiàn)時,利用射線追蹤技術(shù)得到信號的模式信息以及各模式對應(yīng)的時延參數(shù)。使用可編程邏輯門陣列(FPGA)來實現(xiàn)信道對信號產(chǎn)生的時延,時延展寬,多普勒頻移和多普勒頻譜展寬。通過算法的改進(jìn),在基帶信號處理頻率為1MHz時,利用FPGA內(nèi)的RAM實現(xiàn)了1微秒的時延分辨率以及高達(dá)200微秒的時延展寬。同時,利用DDS技術(shù)實現(xiàn)了分辨率高達(dá)0

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論