

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、卷積Turbo碼是一種并行級聯(lián)的信道編碼方案,它通過引用一種次優(yōu)的迭代譯碼結構和軟輸入軟輸出的最大后驗譯碼算法,在較低的譯碼復雜度下取得了較優(yōu)性能。卷積Turbo碼的一個顯著特性就是在編碼和譯碼結構中引用了交織器,使得卷積Turbo碼具有近似偽隨機長碼的特性,極大的降低了碼字的相關性,在AWGN信道下的仿真結果表明,卷積Turbo碼的性能可逼近Shannon限。 本文在對CTC編譯碼結構和原理進行深入理解的基礎上,通過計算機仿真
2、對當前主流的CTC譯碼算法的計算復雜度和性能進行了分析比較,采用了一種低復雜度、高性能的增強型Max-Log-MAP譯碼算法,完成了CTC譯碼器的設計與實現(xiàn),獲得了較好的譯碼效果。 在分析BCJR算法的基礎上,詳細討論了CTC應用中的符號MAP算法、Log-MAP算法、Max-Log-MAP算法和非二進制符號增強型Max-log-MAP譯碼算法,以及Turbo碼的一種分支SOVA算法的實現(xiàn)方案,并對以上算法的實現(xiàn)復雜度、性能進行
3、了比較。 完成基于C語言的CTC仿真平臺,在AWGN信道下CTC譯碼器進行了仿真分析,對影響CTC譯碼器的一些關鍵參數(shù)進行了比較和討論,確定在AWGN信道下設計CTC譯碼器的最佳方案。 在對CTC譯碼器設計時,采用了交織器、滑動窗技術,完成了CTC譯碼器的Verilog描述、仿真,并將得到的仿真結果進一步和C語言下的CTC仿真結果進行比較,表明其性能接近C語言仿真模型。驗證CTC譯碼器時,完成了FPGA原型驗證方案,并在
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高效LDPC譯碼器的研究.pdf
- 基于FPGA的Viterbi譯碼器實現(xiàn).pdf
- Viterbi譯碼器的FPGA實現(xiàn).pdf
- LDPC碼高效編譯碼器設計與FPGA實現(xiàn).pdf
- 基于FPGA的LDPC譯碼器設計與實現(xiàn).pdf
- 基于FPGA的LDPC譯碼器設計.pdf
- 基于FPGA的LDPC碼譯碼器的實現(xiàn).pdf
- 基于ME算法的RS譯碼器的設計和FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器實現(xiàn).pdf
- 維特比譯碼器的FPGA實現(xiàn).pdf
- 高速Viterbi譯碼器的FPGA實現(xiàn).pdf
- 基于FPGA的LDPC碼高速譯碼器的設計與實現(xiàn).pdf
- 基于DVD應用的RS編譯碼器的研究和FPGA實現(xiàn).pdf
- 全并行Viterbi譯碼器的FPGA實現(xiàn).pdf
- LDPC碼迭代譯碼器的FPGA實現(xiàn).pdf
- QC-LDPC碼設計和分層譯碼器的FPGA實現(xiàn).pdf
- 基于FPGA的多元LDPC碼編譯碼器設計與實現(xiàn).pdf
- Viterbi譯碼器的FPGA設計.pdf
- UWB中Viterbi譯碼器的FPGA設計與實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實現(xiàn).pdf
評論
0/150
提交評論