基于可重構Memory的數(shù)字電路功能單元的設計.pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在飛速發(fā)展的IC時代,作為CPU和邏輯模塊之間數(shù)據(jù)存儲與通信的媒介,半導體存儲器是各類復雜數(shù)字系統(tǒng)中的重要組成部分,有著非常廣泛的應用。存儲模塊的速度、功耗和面積已經成為一個數(shù)字系統(tǒng)整體性能的三個重要影響因子,它的設計直接影響到系統(tǒng)性能的優(yōu)劣和成本的高低。 SRAM作為常用的存儲器,在速度和功耗方面有一定的優(yōu)勢,但其較大的面積是影響成本的主要原因。本文的創(chuàng)新之處是在兼顧SRAM基本的存儲功能的基礎上,運用“可重構”的理念,對其進

2、行邏輯功能方面的拓展,設計出新穎的SRAM存儲基核并構造邏輯單元,以使存儲單元具有數(shù)字電路的基本邏輯功能,實現(xiàn)存儲單元的“數(shù)字化”。 經過“重構”后的存儲單元,只增加了少量的電路便可以實現(xiàn)動態(tài)數(shù)字電路的基本功能,一方面完成了功能上的拓展,另一方面提高了存儲模塊硬件資源的利用率,使SRAM具有了更高的性價比。相信這種新的設計理念在未來的集成電路發(fā)展中會得到人們更普遍的關注。 本文對SRAM的功能重構分別從“靜態(tài)重構”和“動

3、態(tài)重構”兩種設計方案展開,說明了SRAM基本組成電路(譯碼器、靈敏放大器、位線預充電路)的一般設計,此外還結合低功耗的設計目標,分別分析了存儲器各個局部電路功耗優(yōu)化的方法。 文章重點在于SRAM功能重構基核的設計,分析了Latch、D觸發(fā)器、FIFO與SRAM之間設計上的聯(lián)系及功能重構的可能,并在此基礎上提出了基于具體管級電路實現(xiàn)的“靜態(tài)重構”;而“動態(tài)重構”則通過編寫VerilogHDL代碼對SRAM進行行為建模實現(xiàn)功能重構的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論