一種8位低功耗高速A-D轉換器的設計.pdf_第1頁
已閱讀1頁,還剩55頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著集成電路工藝與技術的飛速發(fā)展,集成電路己經(jīng)進入系統(tǒng)級芯片(SOC)階段。高速、低功耗A/D轉換器被廣泛地用作模擬IP,特別是在通信和視頻處理應用上。本文在0.35μm,5V數(shù)?;旌螧iCMOS工藝下設計了一種采樣精度為8比特,工作頻率為100MHz的低功耗二步式A/D轉換器。本文采用了二步式結構以兼顧高速和低功耗要求。整個A/D轉換器分兩步進行A/D轉換,高五位的A/D轉換采用兩級ECL電路和模擬量減法電路,低三位的A/D轉換采用全

2、并行(Flash)ADC,這樣的結構級選擇很好地平衡了速度與功耗之間的矛盾。設計了一種高速的電壓比較器來提高整個轉換器的速度,并且大大降低了比較器的數(shù)目。由于低三位A/D轉換采用格雷碼編碼,所以在數(shù)據(jù)輸出之前,增加了格雷碼-二進制轉換電路。設計了帶隙基準電路,為ADC提供基準電壓,而且能進行一定范圍內的微調。ADC中每個模塊都通過了功能仿真,達到了所需要的性能指標。整個系統(tǒng)的主要指標為:分辨率為8位、最高采樣率為100Msample/S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論