“北斗”導(dǎo)航接收機基帶處理系統(tǒng)的研究.pdf_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著EDA技術(shù)的飛速發(fā)展,大規(guī)??删幊踢壿嬓酒珻PLD/FPGA應(yīng)運而生。因其可用硬件描述語言進(jìn)行芯片設(shè)計、支持在線編程和在系統(tǒng)編程等優(yōu)點應(yīng)用于眾多領(lǐng)域,尤其適合系統(tǒng)的開發(fā)階段,但FPGA的控制能力不足。由于ARM具有高性能、低功耗、低成本等優(yōu)點,成為移動通信、便攜設(shè)備等嵌入式產(chǎn)品的首選。FPGA+ARM構(gòu)建的系統(tǒng)可以優(yōu)勢互補,越來越受到人們的青睞。 本論文的應(yīng)用對象是“北斗”接收機的基帶系統(tǒng),傳統(tǒng)的數(shù)字接收機都采用高端FPGA

2、(內(nèi)含NlOS)作為核心,但高端FPGA價格昂貴,且NIOS不夠穩(wěn)定。本文提出了基于AD+FPGA+ARM處理器的系統(tǒng)架構(gòu),使用ARM代替NIOS,并在ARM中嵌入實時操作系統(tǒng)“C/OS-II,完成對整個系統(tǒng)的控制及部分?jǐn)?shù)據(jù)處理功能,有效降低了成本,且增強了系統(tǒng)的穩(wěn)定性。 論文的第一章提出了本論文的研究內(nèi)容,闡述了本系統(tǒng)的意義,嵌入式系統(tǒng)的發(fā)展概況,以及論文的組織結(jié)構(gòu)。第二章是對可編程邏輯器件FPGA進(jìn)行了深入的研究,包括FPG

3、A的開發(fā)流程、配置模式,并提出了利用FLASH被動并行加載FPGA的方法。第三章是系統(tǒng)硬件結(jié)構(gòu)設(shè)計。提出了系統(tǒng)硬件的總體結(jié)構(gòu)設(shè)計思想,根據(jù)FPGA和ARM構(gòu)建系統(tǒng),采用高速A/D用于前端信號采集,增加了FLASH和SRAM作為擴展存儲器,在FPGA上掛接IC卡用于“北斗”數(shù)據(jù)的加密;為滿足系統(tǒng)工作要求,設(shè)計了系統(tǒng)的電源、時鐘和復(fù)位模塊,并給出了原理圖和PCB。第四章是系統(tǒng)的軟件設(shè)計。設(shè)計了ARM引導(dǎo)程序Bootloader,并成功將μC

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論