ieee802.16e標準ldpc譯碼器fpga設(shè)計與實現(xiàn)_第1頁
已閱讀1頁,還剩63頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、西南交通大學碩士學位論文IEEE802.16e標準LDPC譯碼器FPGA設(shè)計與實現(xiàn)姓名:楊建平申請學位級別:碩士專業(yè):通信與信息系統(tǒng)指導(dǎo)教師:陳慶春20100301西南交通大學碩士研究生學位論文第1I頁AbstractSincebeingrediscoveredin1990s,LDPCcodeshaveattractedpeople’Sattentionandhavebecomeanotherresearchfocusofchannel

2、codingfiledafterTurbocodesbecauseoftheircapacityapproachingerrorcorrectioncapabilityandtheadvantagesoflowdecodingcomplexityandhighdecodingthroughputTodayLDPCcodeshavebeenwidelyappliedindifferentcommunicationsystemssuchas

3、DVB—S2,CMMBandWiFiLDPCcodesaretheoptionalchannelcodingschemeintheIEEE80216estandardWiththeprogressintheLDPCcodesinrecentyears,thereisahighprobabilitythatLDPCcodeswillbeutilizedinthefuturefourthgenerationmobilecommunicati

4、onsystemsInthispaper,theFPGAdesignandimplementationoftheLDPCdecoderfortheIEEE80216estandardishighlighted,andthethesisisorganizedasfollowsFirstlytheerror—correctionperformanceanddecodingcomplexityofseveralsoftdecisiondeco

5、dingalgorithmsarepresentedtocomparetheachivedreliabilityandtheimplementationcomplexityFinallyitisshownthat,theOffsetMin—Sumalgorithmisareasonablechoiceforthehardwareimplementationduetoitsrealiabilityandlowimplementationc

6、omplexityMeanwhile,itisvalidatedthat,theoffsetfactor∥=O125andthefixedpointformof(6:3)ishighlyrecommendedthroughputthesoftwaresimulationsSecondly,afterthecomparisonoftheimplementationarchitectureofsomeknownLDPCdecodercode

7、cs,thepartiallyparallelarchitecture,whichmeetswiththequasi—cyclicLDPCdecodingnature,isadoptedasthebasicdecodingarchitectureMoreover,someimprovedmethodsarepresentedtomakethepartiallyparalleldecodingstructuretosupportnoton

8、lyallofthe6kindsofcoderateand19kindsofcodelengthspecifiedbytheIEEE80216estandard,butalsosupporttheconsecutiveblockdatadecodingprocessingandtheearlyiterationstoppingcriterionThirdly,theLDPCdesignandimplementationisvalidat

9、edontheModelSim—basedfunctionalsimulationtestplatform,andthensynthesizedontheStratixIIGXfamilyFPGAdevicesbyusingQuartusIIsoftwarekitAndthesynthesisresultsshowthat,therealizeddecodersupportsathroughputuptomorethan95Mbpsfo

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論