用4種方式實現三人表決電路_第1頁
已閱讀1頁,還剩12頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、1,項目二:三人表決電路設計,2,一、設計思路,1.使用中、小規(guī)模集成電路來設計組合電路是最常見的邏輯電路設計方法。設計組合電路的一般步驟如圖所示。,3,2.組合邏輯電路的設計,步驟:①根據對邏輯功能要求,列真值表 ②由真值表寫出邏輯表達式 ③根據要求化簡和變換邏輯函數表達式 ④根據要求畫出邏輯圖 ⑤芯片選擇,接成實物 ⑥分析并比較設計的優(yōu)劣設計目標:電路

2、簡單,所用器件最少,可靠性好等.,4,二、三人表決電路設計,要求:設計一個三人表決電路,結果按“少數服從多數”的原則決定。方法: (1) :只用74LS00 ,74LS20實現。 (SSI設計)(2) :用74LS138和74LS20實現。 (MSI 設計)(3) :用74LS151或LS153實現。 (MSI 設計),5,列出真值表如右表所示。,分析:,①設A、B、 C :三人的意見。,同

3、意為邏輯“1”;不同意為邏輯“0”,L:表決結果。,事件通過為邏輯“1”;沒通過為邏輯“0”,②由真值表寫出邏輯表達式:,,,,,方法一(用SSI設計): (用74LS00,74LS20),6,③用卡諾圖進行化簡。,1,1,1,1,,,,④畫出邏輯圖 。,圖 三人多數表決器邏輯圖,,,⑤選擇芯片并連接。TTL: 2輸入與門:74LS00 4輸入與非門:74LS20,7,用74LS00和74LS20實物接線如下:

4、,8,方法二(用譯碼器138和與非門74LS20設計),,用譯碼器138和與非門74LS20的實物接線圖,9,方法三:(用8選1數據選擇器74LS151實現設計),2.將輸入變量接至數據選擇器的地址輸入端,即A=A2,B=A1,C=A0。輸出變量接至數據選擇器的輸出端,即L=Y。將邏輯函數L的最小項表達式與74151的功能表相比較,,顯然,Y式中出現的最小項,對應的數據輸入端應接1,Y式中沒出現的最小項,對應的數據輸入端應接0。即D3=

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論