12位高速流水線ADC的研究及其關(guān)鍵電路設(shè)計.pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、ADC是數(shù)字信號處理系統(tǒng)的前端核心器件,是連接數(shù)字世界和模擬世界必不可少的橋梁。工藝的發(fā)展使電源電壓不斷降低,這給高性能ADC設(shè)計帶來了巨大挑戰(zhàn)。
  本文基于SMIC0.13μmCMOS工藝設(shè)計了一款可用于VideoADC系統(tǒng)的12位125MSPS流水線ADC中的關(guān)鍵電路。論文首先分析了流水線ADC中各關(guān)鍵電路的基本原理。然后,通過對各關(guān)鍵電路的誤差分析,最終確定了2.5+1.5*7+3帶冗余校正的流水線ADC架構(gòu)。最后,對系統(tǒng)

2、的關(guān)鍵電路如采保電路、第一級流水線電路和時鐘電路進(jìn)行了詳細(xì)設(shè)計。
  論文采用帶襯底調(diào)整的自舉開關(guān)電路,使開關(guān)管的柵源電壓恒定,降低了采樣開關(guān)非線性,保證了采保電路高精度。流水線中的運(yùn)放采用兩級結(jié)構(gòu)實(shí)現(xiàn)高增益高帶寬,其中第一級采用折疊共源共柵結(jié)構(gòu)并采用增益提高技術(shù)來實(shí)現(xiàn)高增益,第二級采用共源級以達(dá)到高輸出擺幅。設(shè)計實(shí)現(xiàn)了基于DCS結(jié)構(gòu)的時鐘產(chǎn)生電路,具有高速、低抖動的特點(diǎn),滿足高性能流水線ADC的要求。
  論文通過Cade

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論