基于流水線ADC的采樣保持電路的研究.pdf_第1頁
已閱讀1頁,還剩52頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、近年來,隨著集成電路技術的飛速進步,流水線模數(shù)轉換器(ADC)向著高速高精度的方向發(fā)展。采樣保持電路作為模數(shù)轉換器的必不可少的關鍵單元,很大程度上決定了ADC的性能。在此基礎上,本文設計了一種10bit150Msps的采樣保持電路。對S/H中的采樣開關,采樣保持放大器,采樣時鐘等關鍵單元進行了詳細的分析和研究。 本文在查閱大量資料文獻的基礎上,對當前國內(nèi)外研制出來的ADC的發(fā)展動態(tài)進行了詳細的分析,尤其對當前國內(nèi)在采樣保持電路方

2、面的研究和發(fā)展趨勢做了詳細的介紹。在對采樣保持電路原理分析的基礎上,對采樣開關、采樣時鐘、采樣保持放大器等單元進行了具體設計。在設計中,應用了下極板采樣技術,偽開關,特殊時鐘控制電路來改善采樣精度。對當前流行的運算放大器的結構進行了比較與分析。采用IBM公司的0.13μm工藝,在Cadence環(huán)境下對采樣保持電路進行了前仿真。放大器的直流增益65dB,采樣開關建立時間小于0.3ns。在達到10bitLSB/2精度時,整個采樣保持電路建立

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論