Ka波段雷達中頻信號源模塊及控制電路研制.pdf_第1頁
已閱讀1頁,還剩75頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、頻率合成器作為現代通信系統與設備的關鍵基礎器件,是現代電子系統的重要組成部分。目前存在的頻綜系統采用的頻率合成技術,主要包括直接頻率合成技術、間接頻率合成技術(Phase-locked Loop,PLL)、直接數字式頻率合成技術(Direct Digital Synthesis,DDS)以及混合式頻率合成技術。
  本論文首先對頻率合成器的基本理論進行了敘述,分析了各類頻率合成系統的性能與特點,為本課題方案設計提供了理論基礎。其次

2、,根據課題提出的指標要求,本文提出了一種基于現場可編程門陣列(Field Programmable Gate Array, FPGA)控制的鎖相環(huán)技術與直接數字頻率合成技術混合工作的雷達中頻信號源模塊方案。然后,在硬件上實現了該雷達中頻頻率源模塊與控制電路的設計,軟件上編寫了VHDL代碼程序進行模塊控制,并對實際電路進行了調試與測試工作,從而驗證了本設計方案的可行性。
  本方案利用FPGA進行控制,充分發(fā)揮了DDS的捷變頻、高分

3、辨率和工作模式靈活等特點,結合PLL高穩(wěn)定度的點頻源,實現了高質量的,包含點頻、掃頻模式的雷達中頻信號源,測試結果中DDS雜散低于-50 dBc,相位噪聲性能優(yōu)于-80 dBc/Hz@10 kHz,隔離度高于50 dB,掃頻范圍100 MHz,周期0.5 ms,間隔8 ns;PLL雜散低于-55 dBc,相位噪聲性能優(yōu)于-80 dBc/Hz@10 kHz,隔離度高于70 dB。
  本文中采用的設計方式和控制實現,可以為其他系統中

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論