基于FPGA的數(shù)字上下變頻器的研究與設計.pdf_第1頁
已閱讀1頁,還剩80頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、本論文研究的主要內(nèi)容是基于現(xiàn)場可編程邏輯門陣列(FPGA)的數(shù)字上下變頻器的設計與實現(xiàn)。設計基于軟件無線電模塊化、標準化的思想,以多速率信號處理理論為核心,采用軟件無線電的架構和FPG A技術,在對軟件無線電臺的數(shù)字上下變頻器系統(tǒng)的方案進行研究與設計的基礎上,研究各個功能模塊的高效算法。文中首先介紹的是積分梳狀(CIC)濾波器和半帶(HB)濾波器相結(jié)合的多速率抽取插值濾波模塊,為了補償積分梳狀濾波器的通帶衰減,設計引入了二階多項式補償(

2、ISOP)濾波器。接下來介紹了脈沖成型濾波器模塊和采用了分布式算法結(jié)構的信道匹配濾波器模塊,最后分別介紹的是坐標旋轉(zhuǎn)矢量(CORDIC)算法和基于查找表(LUT)的數(shù)控振蕩器(NCO)模塊。
  本文主要研究的工作是圍繞如何將抽取、插值濾波器和混頻器等功能結(jié)合在一起,尋找最優(yōu)化的設計,最大限度減少數(shù)字上下變頻的運算量,使得在有限的硬件邏輯資源條件下,完成多采樣率和上下變頻的功能。
  本設計采用自頂向下模塊化的設計方法,按需

3、要實現(xiàn)的系統(tǒng)功能將數(shù)字上下變頻器劃分為基本模塊單元。根據(jù)系統(tǒng)設計的技術指標要求,整個設計應用Altera開發(fā)環(huán)境QuartusⅡ9.1作為綜合、布局布線工具,系統(tǒng)中各個模塊均采用Verilog HDL語言編程實現(xiàn),結(jié)合 Matlab2011b進行濾波器參數(shù)輔助設計,使用 Mentor公司的Modelsim6.5b仿真工具進行功能驗證及時序仿真,并以Altera公司的CycloneⅢ系列的 EP3C40Q240C8芯片為硬件平臺,對其進行

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論