

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著集成電路技術(shù)的不斷發(fā)展,片上系統(tǒng)在嵌入式領(lǐng)域發(fā)揮著越來(lái)越重要的作用。傳統(tǒng)的以專用集成電路為核心的設(shè)計(jì)方法開(kāi)發(fā)周期過(guò)長(zhǎng),無(wú)法滿足用戶需求?;趥鬏斢|發(fā)體系結(jié)構(gòu)(Transport Triggered Architecture,TTA)的可配置可擴(kuò)展處理器可以快速而有效的根據(jù)實(shí)際需求實(shí)現(xiàn)架構(gòu)定制,使其滿足嵌入式處理器在性能、芯片面積、上市時(shí)間和功耗等方面的要求。
本文根據(jù)可配置可擴(kuò)展處理器T*CORE的特點(diǎn),設(shè)計(jì)了一個(gè)軟硬
2、件協(xié)同設(shè)計(jì)集成開(kāi)發(fā)環(huán)境。通過(guò)該環(huán)境,設(shè)計(jì)者可以快速完成處理器架構(gòu)的定制以及重定向,利用架構(gòu)描述文件和操作描述文件實(shí)現(xiàn)指令集仿真器的快速生成。整個(gè)開(kāi)發(fā)環(huán)境是集設(shè)計(jì)、仿真、評(píng)估和優(yōu)化為一體的工具集,包括了處理器體系結(jié)構(gòu)定制、寄存器編碼和高層次仿真建模等功能,協(xié)助設(shè)計(jì)者完成設(shè)計(jì)空間探測(cè)過(guò)程,在備選架構(gòu)中找到最優(yōu)的處理器架構(gòu)。
由于嵌入式處理器的開(kāi)發(fā)受到多方面的限制,為了快速而有效的根據(jù)市場(chǎng)需求定制處理器,需要在候選的處理器架構(gòu)中
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于TTA的可配置處理器研究與設(shè)計(jì).pdf
- DSP指令集仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- ARM指令集仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于TTA技術(shù)的多功能可配置DSP處理器設(shè)計(jì).pdf
- 可配置嵌入式處理器仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可配置TTA處理器編譯器的指令調(diào)度技術(shù)研究與實(shí)現(xiàn).pdf
- DSP指令集仿真器的優(yōu)化方案研究.pdf
- 加密專用處理器指令集設(shè)計(jì).pdf
- 基于nML的指令集仿真器自動(dòng)生成技術(shù)初步研究.pdf
- 解釋型指令集全系統(tǒng)仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于動(dòng)態(tài)指令集的自適應(yīng)處理器指令集優(yōu)化關(guān)鍵技術(shù)研究.pdf
- 基于擴(kuò)展指令集的近閾值8051微處理器設(shè)計(jì).pdf
- 基于顯式通信指令集的分片式處理器模擬器開(kāi)發(fā).pdf
- ARMv5TE指令集仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 快速指令集仿真器的關(guān)鍵技術(shù)研究.pdf
- 基于ARMv4指令集的微處理器設(shè)計(jì).pdf
- 快速可變目標(biāo)的IA指令集仿真器的初步研究.pdf
- 低功耗專用指令集處理器設(shè)計(jì)與優(yōu)化.pdf
- 可重定向的專用指令集處理器(ASIP)仿真評(píng)估方法研究.pdf
- 面向TTA處理器結(jié)構(gòu)的指令調(diào)度優(yōu)化.pdf
評(píng)論
0/150
提交評(píng)論