

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、深亞微米工藝下IC規(guī)模和復(fù)雜度的日益增加,向SoC測試提出了嚴峻的挑戰(zhàn)。現(xiàn)有的外部測試設(shè)備ATE在存儲容量、測試通道數(shù)等測試資源方面滿足不了測試需求,因而有必要研究SoC測試資源優(yōu)化方法。本文分別從節(jié)省測試通道、ATE存儲空間、減少測試時間的角度研究了SoC測試數(shù)據(jù)壓縮、SoC測試調(diào)度以及低功耗SoC測試。本文的主要貢獻為: 首先,提出了一種適用于SoC測試數(shù)據(jù)壓縮的新方法。先將不同待測核對應(yīng)測試集中的測試向量最大限度地重疊起來
2、,形成一個重疊向量,然后對這個重疊向量進行變游程編碼,進一步對測試向量進行壓縮。由于測試應(yīng)用時間與重疊向量的長度成正比,而重疊向量的長度要遠小于原始測試向量長度的總和,從而減少了測試時間。實驗結(jié)果顯示,算法的最高測試壓縮率為67.4%,最低值為39.5%,平均測試壓縮率達到56%。最好情況下,測試數(shù)據(jù)被壓縮了12.3倍。除了個別情況下算法的測試時間接近最優(yōu)結(jié)果外,二級測試壓縮方法的測試時間均少于已有算法。 其次,提出了基于測試響
3、應(yīng)復(fù)用的SoC測試數(shù)據(jù)壓縮方法STC-TR和測試調(diào)度方法STS—HC。先對各個測試集進行預(yù)處理,通過預(yù)處理,用前一個核的測試響應(yīng)壓縮本待測核的測試激勵,然后從本待測核的測試集中刪掉與它前面核的測試響應(yīng)相容的測試向量。在實際測試時,對于待測核的測試序列,除了最后一個核外,直接將與后一個核的測試激勵相容的本待測核的測試響應(yīng)作為后一個核的測試輸入,對其余的測試重復(fù)上述操作。若前一個待測核的測試響應(yīng)與所要施加的測試向量都不相容,則直接從ATE中
4、取測試數(shù)據(jù)。硬件實現(xiàn)上只需幾個二選一的多路選擇器MUX,即可控制測試數(shù)據(jù)取自何處。給出了調(diào)整待測核測試順序及與各個待測核對應(yīng)的測試向量施加順序的啟發(fā)式算法,使測試效果接近最優(yōu)。提出的方法不需要解碼器??紤]功耗的核測試流水降低了測試應(yīng)用時間。已有SoC測試調(diào)度方法的硬件開銷較大,與之相比較,采用層次聚類分析的方法STS—HC解決基于測試響應(yīng)復(fù)用的SoC測試調(diào)度,算法實現(xiàn)起來比較簡單。實驗結(jié)果表明,與經(jīng)典的算法比較,本文的算法STS—HC的
5、測試應(yīng)用時間最少;本算法的測試壓縮率平均值高達50%左右,與以往的算法是可比較的。值得一提的是,本文的方法分別將SoC基準電路p93791和p34932的故障覆蓋率提高了1.32%和5.08%??梢姡惴⊿TC-TR不但沒有降低各測試集的故障覆蓋率,反而提高了一些測試集的故障覆蓋率。 再次,提出了基于進程代數(shù)的SoC測試調(diào)度方法。為了降低測試應(yīng)用時間,可采用測試流水,然而測試過程中產(chǎn)生的功耗可能會毀壞待測系統(tǒng),鑒于這一點,流水測
6、試時應(yīng)將測試功耗控制在允許范圍之內(nèi)。進程代數(shù)是處理并發(fā)進程的有力工具,以進程代數(shù)為理論基礎(chǔ),給出了并行測試進程的時間標記變遷系統(tǒng)模型(TLTS),并形成了將前者轉(zhuǎn)化為進程代數(shù)ACSR(AlgebraofCommunicatingSharedResources)描述的幾個定理,建立了SoC測試調(diào)度模型STS—ACSR。將核的并行測試映射為并發(fā)執(zhí)行的進程,把測試資源建模為ACSR資源,優(yōu)先級可以解決測試沖突,從而使得功耗約束下的測試獲得最大
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- SoC測試功耗優(yōu)化技術(shù)研究.pdf
- SOC測試時間優(yōu)化技術(shù)研究.pdf
- SoC的層次式測試方法研究.pdf
- 基于混合遺傳算法的SOC測試集成優(yōu)化方法研究.pdf
- 基于向量優(yōu)化重組的SoC測試數(shù)據(jù)壓縮方法研究.pdf
- 三維SoC測試結(jié)構(gòu)設(shè)計與優(yōu)化方法研究.pdf
- SoC測試優(yōu)化及其應(yīng)用技術(shù)研究.pdf
- 混合信號SOC測試方法研究與實踐.pdf
- 面向MVI的SOC測試調(diào)度方法研究.pdf
- 基于測試控制器的SOC低功耗優(yōu)化設(shè)計方法的研究.pdf
- SoC測試數(shù)據(jù)壓縮方法的研究.pdf
- 優(yōu)化SoC測試性能的測試數(shù)據(jù)重組技術(shù)研究.pdf
- SoC測試中測試數(shù)據(jù)編碼壓縮方法的研究.pdf
- 3D SOC的測試結(jié)構(gòu)和測試優(yōu)化技術(shù)研究.pdf
- SoC片上系統(tǒng)測試調(diào)度優(yōu)化技術(shù)研究.pdf
- 基于量子進化算法的SOC測試結(jié)構(gòu)優(yōu)化研究.pdf
- 風儲系統(tǒng)中儲能SOC優(yōu)化控制方法研究.pdf
- 系統(tǒng)芯片SoC測試數(shù)據(jù)壓縮方法研究.pdf
- 基于DNA-GA算法的SOC測試結(jié)構(gòu)優(yōu)化研究.pdf
- SoC頂層驗證平臺和優(yōu)化驗證方法研究.pdf
評論
0/150
提交評論