

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、當(dāng)代信息技術(shù)的發(fā)展迅速,信息大爆炸是擺在眾多科學(xué)家和工程技術(shù)人員面前的一個(gè)顯著問題.作為信息的載體,對(duì)各種信號(hào)的處理工作日益繁重.DSP以其強(qiáng)大的的處理能力和高度的靈活性迎合了信號(hào)處理任務(wù)對(duì)實(shí)時(shí)性和精確性的要求,因此而獲得了較大發(fā)展.在國(guó)外已經(jīng)有不少成熟的DSP產(chǎn)品,如TI的TMS320系列,Motorola 的DSP56XXX系列,郎訊的DSP16XXX系列等等,但是在國(guó)內(nèi)在DSP設(shè)計(jì)方面的研究仍然停留在起步階段.鑒于這種情況,實(shí)驗(yàn)室
2、著手開發(fā)音頻DSP系列.作者參與DSP的數(shù)據(jù)通路中乘法器、加法器和ALU其它結(jié)構(gòu)的設(shè)計(jì)和驗(yàn)證工作.關(guān)于乘法器和加法器的設(shè)計(jì),作者參閱了大量資料,對(duì)各種適合VLSI實(shí)現(xiàn)的結(jié)構(gòu)進(jìn)行了分析.其中,乘法器包括booth乘法器和陣列乘法器等,加法器包括行波進(jìn)位加法器、曼徹斯特進(jìn)位鏈加法器、跳躍進(jìn)位加法器、進(jìn)位選擇加法器、超前進(jìn)位加法器.在此基礎(chǔ)上,本文采用Verilog HDL硬件描述語(yǔ)言編碼實(shí)現(xiàn)了不同結(jié)構(gòu)的乘法器和加法器,對(duì)其各項(xiàng)參數(shù)做了測(cè)試,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 雙精度64位浮點(diǎn)乘法運(yùn)算單元的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雙精度64位浮點(diǎn)除法運(yùn)算單元的設(shè)計(jì)與實(shí)現(xiàn).pdf
- AVS音頻編碼研究及其DSP實(shí)現(xiàn).pdf
- 20位音頻Sigma Delta ADC的設(shè)計(jì).pdf
- 音頻編解碼算法及DSP實(shí)現(xiàn)的研究.pdf
- 基于DSP的實(shí)時(shí)性音頻水印算法研究與實(shí)現(xiàn).pdf
- 16位音頻Σ-Δ調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP的AAC音頻解碼的實(shí)現(xiàn).pdf
- 車載音響音頻處理系統(tǒng)的研究與DSP實(shí)現(xiàn).pdf
- 16位DSP核心單元的設(shè)計(jì).pdf
- 高速浮點(diǎn)加法運(yùn)算單元的研究與實(shí)現(xiàn).pdf
- 基于DSP技術(shù)的音頻優(yōu)化電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 余數(shù)系統(tǒng)檢測(cè)單元與運(yùn)算單元的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 64位高性能浮點(diǎn)運(yùn)算單元的設(shè)計(jì)與驗(yàn)證.pdf
- 16位定點(diǎn)DSP核心單元的設(shè)計(jì).pdf
- 基于DSP的多路實(shí)時(shí)音頻編碼的設(shè)計(jì)實(shí)現(xiàn).pdf
- M-DSP定點(diǎn)運(yùn)算單元及混洗單元的設(shè)計(jì)驗(yàn)證與優(yōu)化.pdf
- 基于VLIW DSP的音頻編碼技術(shù)研究及實(shí)現(xiàn).pdf
- 基于DSP芯片的音頻產(chǎn)品的測(cè)試系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 寬帶音頻解壓處理VLSI系統(tǒng)的低功耗DSP實(shí)現(xiàn)研究.pdf
評(píng)論
0/150
提交評(píng)論