10Bit 100MS-s流水線型模數轉換器的設計.pdf_第1頁
已閱讀1頁,還剩84頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本文設計了一個精度為10Bit、采樣頻率為100MHz、電源電壓為3.3V的流水線CMOS模數轉換器,詳細討論了CMOS柵壓自舉采樣開關、預放大鎖存比較器和跨導放大器等核心單元電路的設計方法。 通過對速度、功耗、面積和動態(tài)特性的兼顧考慮,整個A/D轉換器由9級組成,每級1.5Bits,最后一級2Bits。采樣保持電路中,開關的設計采用了柵壓自舉(bootstraping)開關,使得MOS采樣管產生的非線性誤差近似為常量,并通過差

2、分的形式消除,以此來提高模擬開關的線性度;采用Bottom-Plate Sampling技術以及八相時鐘控制開關,減小電荷注入和級間串擾。其次,在設計中還采用了改善延遲時間、回踢噪聲和輸入失調電壓的預放大鎖存比較器,其失調誤差可以通過數字校正電路得以校正。運放的設計是流水線A/D轉換器設計的關鍵,本文根據A/D轉換器性能指標要求,通過對A/D轉換器的誤差分析,得到了運放的增益和帶寬約束;對傳統(tǒng)的拓撲結構的運放在設計上作了改進,采用gai

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論